您可能感興趣的試卷
你可能感興趣的試題
A.觸發(fā)角的增加會造成電源電壓降低
B.變壓器二次側(cè)電流中諧波成分增加
C.電源電壓與基波電流相位差變大
D.電路中感性元件增多
A.不能實現(xiàn)有源逆變,會發(fā)生逆變失敗
B.可實現(xiàn)有源逆變,輸出電壓不變
C.可實現(xiàn)有源逆變,輸出電壓會變小
D.可實現(xiàn)有源逆變,輸出電壓會變大
A.Cuk
B.Buck
C.Boost
D.Buck-Boost
A.換相時晶閘管電壓出現(xiàn)缺口,產(chǎn)生正的du/dt
B.變壓器二次側(cè)不含有直流分量
C.換相使電網(wǎng)電壓出現(xiàn)缺口,成為干擾源
D.整流輸出電壓平均值降低
A.DC-AC
B.AC-AC
C.AC-DC
D.DC-DC
最新試題
反相比例運算,放大倍數(shù)為5,輸入0.2v,輸出為()v。
3個JK觸發(fā)器,通過電路設(shè)計,可以接成()進制以內(nèi)的,任意進制的計數(shù)器。
所謂異步時序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個時鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時刻改變。
碼制即編碼體制,在數(shù)字電路中主要是指用二進制代碼來表示非二進制數(shù)字以及字符的編碼方法和規(guī)則。
異步計數(shù)器的計數(shù)脈沖加到了最低位觸發(fā)器,而其它各位觸發(fā)器都是,依靠相鄰低位觸發(fā)器輸出的進位脈沖,采用逐級傳遞方式進行觸發(fā)。
全加器的輸入信號是()
集成運放應(yīng)用范圍現(xiàn)已遠遠超出了數(shù)學運算,涉及到了()測量和自動控制等方面
反相比例運算電路,平衡電阻的求法:令ui=0,則uo=0,此時反相端對地總電阻值,即為所求平衡電阻值。
集成運放的反相輸入端,當輸入信號(ui1)由此輸入時,輸出信號(u0)與輸入ui1同相。
如果用預(yù)置數(shù)法實現(xiàn)3秒倒計時,74LS192預(yù)置數(shù)端輸入應(yīng)該是()