A.add指令的擴(kuò)展部件控制信號(hào)ExtOp不唯一
B.add指令與ori指令的ALU源操作數(shù)控制信號(hào)ALUSrc不同
C.add指令與ori指令的ALU運(yùn)算類型控制信號(hào)ALUctr不同
D.ori指令的擴(kuò)展部件控制信號(hào)ExtOp不唯一
您可能感興趣的試卷
你可能感興趣的試題
A.add指令與ori指令對(duì)寄存器堆的寫操作需求不一樣
B.add指令需要零擴(kuò)展部件
C.lw指令與sw指令都需要數(shù)據(jù)存儲(chǔ)器
D.lw指令需要符號(hào)擴(kuò)展部件
A.除法
B.相等
C.加法
D.邏輯非
A.若ALU計(jì)算結(jié)果為零,則beq指令不需要執(zhí)行PC+4操作
B.beq指令與lw指令的數(shù)據(jù)存儲(chǔ)器控制信號(hào)MemWr是相同的
C.beq指令與add指令的ALU運(yùn)算類型控制信號(hào)ALUctr相同
D.beq指令的擴(kuò)展部件控制信號(hào)ExtOp一定為sign
A.lw指令與sw指令的寄存器堆控制信號(hào)RegDst一定相同
B.lw指令與sw指令的控制信號(hào)MemtoReg可以不相同
C.lw指令與sw指令的擴(kuò)展部件控制信號(hào)ExtOp可以不相同
D.lw指令與sw指令的數(shù)據(jù)存儲(chǔ)器控制信號(hào)MemWr可以不相同
A.32除數(shù)寄存器
B.32位ALU
C.64位余數(shù)寄存器
D.32位余數(shù)寄存器
最新試題
()是指參與運(yùn)算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。
計(jì)算機(jī)中機(jī)器訪問的最小單位被稱為()。
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲(chǔ)信息的。
計(jì)算機(jī)系統(tǒng)是可以分層的,在某級(jí)觀察者角度看到的機(jī)器被稱為(),只需要通過該級(jí)語(yǔ)言來了解和使用。
將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個(gè)不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。
柵極電平只能維持一段時(shí)間,若要維持所保存的信息,需要對(duì)C1、C2電容充電,此過程被稱為“刷新(refresh)”。刷新過程也就是讀出過程,但只為完成充電而并不需要讀出信息,定期執(zhí)行一次()。
已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。
已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。