A.+5,自由電子
B.+5,空穴
C.+3,自由電子
D.+3,空穴
您可能感興趣的試卷
你可能感興趣的試題
A.理想二極管
B.恒壓降模型
C.折線模型
D.數(shù)學(xué)模型
?限幅電路如圖所示,穩(wěn)壓對(duì)管參數(shù)為VD(on)=0.7V,VZ =7.3V,rZ=0?,則其設(shè)定的輸出信號(hào)上下限為()。
A.-7.3V,7.3V
B.-7.3V,8V
C.-8V,7.3V
D.-8V,8V
限幅電路如圖所示,其設(shè)定的幅度上下限為()。
A.3V,6V
B.3.7V,6.7V
C.-3V,6V
D.-3.7V,6.7V
A.0V
B.半波整流后的波形
C.幅度減小的波形
D.不受影響的波形
A.25Hz
B.50Hz
C.100Hz
D.0Hz
最新試題
?6位7段數(shù)碼管動(dòng)態(tài)顯示模塊如圖,要求人眼看到所有數(shù)碼管同時(shí)顯示各自對(duì)應(yīng)的數(shù)字,控制數(shù)碼管位選信號(hào)的動(dòng)態(tài)掃描時(shí)鐘信號(hào)頻率約為多少?()
用作電壓放大器時(shí),CS放大器不合適的參數(shù)為()。?
?verilogHDL的基本結(jié)構(gòu)中通常需要進(jìn)行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開(kāi)始和結(jié)束方式是()。
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????
?CS放大器中引入源極電阻RS,其作用有()。?
?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。
?已知Nexys4開(kāi)發(fā)板外部時(shí)鐘信號(hào)頻率為100MHz,數(shù)字鐘用來(lái)產(chǎn)生秒信號(hào)的時(shí)鐘信號(hào)頻率為1Hz,若采用計(jì)數(shù)器對(duì)100MHz的外部時(shí)鐘分頻得到1Hz的秒信號(hào),請(qǐng)問(wèn)該計(jì)數(shù)器至少需要多少位?()
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。
?電路如圖所示,如果電容C2開(kāi)路,則MOSFET的漏極直流電壓將會(huì)(),漏極交流電壓將會(huì)(),增益將會(huì)()。
在對(duì)數(shù)字鐘計(jì)時(shí)、校時(shí)模塊進(jìn)行仿真時(shí),設(shè)秒信號(hào)的周期為10ns,若要觀察24時(shí)制計(jì)數(shù)是否正確,那么在復(fù)位信號(hào)無(wú)效,計(jì)時(shí)使能信號(hào)有效的情況下,仿真需運(yùn)行多長(zhǎng)時(shí)間?()