A.掩模式只讀存儲器MROM
B.可編程只讀存儲器PROM
C.可編程的只讀存儲器EPROM
D.電可擦除可編程ROM
您可能感興趣的試卷
你可能感興趣的試題
A.掩模式只讀存儲器MROM
B.可編程只讀存儲器PROM
C.可編程的只讀存儲器EPROM
D.電可擦除可編程ROM
A.掩模式只讀存儲器MROM
B.可編程只讀存儲器PROM
C.可編程的只讀存儲器EPROM
D.電可擦除可編程ROM
A.向存儲單元寫入一個新數(shù)據(jù)
B.讀存儲單元的同時,并將讀出的值寫回
C.讀存儲單元
D.定時讀存儲單元,并將讀出的值寫回
從下圖表示的DRAM的寫操作時序可以看出,分割行地址和列地址的信號是()
A./RAS
B./CAS
C./CE
D./WE
A.行線和列線同時選中時,存儲單元有1位數(shù)據(jù)輸出
B.存儲單元既有正相數(shù)據(jù)輸出,也有反相數(shù)據(jù)輸出
C.存儲單元只有正相數(shù)據(jù)輸出
D.向存儲單元寫入數(shù)據(jù)時,既要提供正相數(shù)據(jù),也要提供反相數(shù)據(jù)
最新試題
假設(shè)在增計數(shù)模式下的計數(shù)時鐘為12MHz,定時1s如何實現(xiàn)()。
下列選項中不屬于使用中斷的優(yōu)勢的選項是()。
STM32的SPI接口最多有()個,數(shù)據(jù)幀最多可以有()位。
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
指令A(yù)DD AL,6[BP][DI]是錯誤的。()
I2C總線的多主機(jī)仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
I2C總線的通信速率僅由主機(jī)確定。