?基本共射放大電路的輸出特性曲線和直流、交流負(fù)載線如圖所示,由此可得出負(fù)載電阻的大小是()。
A.1kΩ
B.2kΩ
C.3kΩ
D.4kΩ
您可能感興趣的試卷
你可能感興趣的試題
?測(cè)得放大電路中晶體管各電極電位如圖所示,該管的電極從左到右依次為()。
A.c、b、e
B.c、e、b
C.b、e、c
D.e、b、c
基本共射放大電路輸出特性曲線及放大電路的交流、直流負(fù)載線如圖所示。該電路最大不失真輸出電壓的幅值是()V。
A.10
B.6
C.4
D.2
在如圖所示的交流通路中,輸出電壓可表示為()
A.A
B.B
C.C
D.D
A.飽和
B.截止
C.放大
D.損壞
A.基極電流
B.集電極電流
C.發(fā)射極電流
D.反向飽和電流
最新試題
CD放大器因?yàn)樵礃O輸出信號(hào)幾乎與柵極輸入信號(hào)變化一致,因此被稱為“源極跟隨器”。
?CG放大器的性能描述合理的是()。
已知某N溝道增強(qiáng)型MOS場(chǎng)效應(yīng)管的。下表給出了四種狀態(tài)下和的值,那么各狀態(tài)下器件的工作狀態(tài)為()。
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。
?數(shù)字頻率計(jì)采用4個(gè)數(shù)字的BCD碼計(jì)數(shù)器,若采樣時(shí)間0.01s,那么它能夠測(cè)量的最大頻率是多少?()
以下哪個(gè)MOS放大器組態(tài)結(jié)構(gòu)最適合用在電壓信號(hào)處理系統(tǒng)的最后一級(jí)??()
?verilogHDL的基本結(jié)構(gòu)中通常需要進(jìn)行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開(kāi)始和結(jié)束方式是()。
在對(duì)數(shù)字鐘計(jì)時(shí)、校時(shí)模塊進(jìn)行仿真時(shí),設(shè)秒信號(hào)的周期為10ns,若要觀察24時(shí)制計(jì)數(shù)是否正確,那么在復(fù)位信號(hào)無(wú)效,計(jì)時(shí)使能信號(hào)有效的情況下,仿真需運(yùn)行多長(zhǎng)時(shí)間?()
?在使用verilog描述一個(gè)二選一的數(shù)據(jù)選擇器時(shí),使用一條語(yǔ)句來(lái)進(jìn)行描述assign out1=(sel &b)∣(~sel &a),這條語(yǔ)句對(duì)應(yīng)的是()。
?TTL或非門(mén)組成的邏輯電路如圖所示,當(dāng)輸入為以下哪種狀態(tài)時(shí)會(huì)出現(xiàn)冒險(xiǎn)現(xiàn)象?()