您可能感興趣的試卷
你可能感興趣的試題
請根據(jù)以下兩條語句的執(zhí)行,最后變量A中的值是()。
reg[7:0]A;
A=2’hFF;
A.8’b0000_0011
B.8’h03
C.8’b1111_1111
D.8’b11111111
A.input P[3:0],Q,R;
B.input P,Q,R[3:0];
C.input P[3:0],Q[3:0],R[3:0];
D.input [3:0] P,[3:0]Q,[0:3]R;
E.input [3:0] P,Q,R;
子系統(tǒng)設計優(yōu)化,主要考慮提高資源利用率減少功耗(即面積優(yōu)化),以及提高運行速度(即速度優(yōu)化);指出下列哪些方法是面積優(yōu)化()。
①流水線設計
②資源共享
③邏輯優(yōu)化
④串行化
⑤寄存器配平
⑥關鍵路徑法
A.①③⑤
B.②③④
C.②⑤⑥
D.①④⑥
最新試題
設計一個同步清零D觸發(fā)器。
數(shù)據(jù)選擇器是在多路數(shù)據(jù)傳送過程中,能夠根據(jù)需要將其中任意一路選出來的電路。根據(jù)下表(8選1數(shù)據(jù)選擇器的真值表)編寫Verilog代碼。
利用verilog語言設計一個1/2分頻器。
使用verilog設計一個七段數(shù)碼管譯碼器。
下面是一個三態(tài)門的程序,其中使能端為en,低電平時,三態(tài)門屬于高阻狀態(tài)。請把缺少的部分補充完整。
設計一個3‐8譯碼器。
設計一帶異步復位端、異步置數(shù)段(低電平有效)的四位加法計數(shù)器,時鐘clk上升沿有效),復位信號clr,置數(shù)信號load、輸入數(shù)據(jù)data、輸出qout。
如下圖,并根據(jù)時間狀態(tài)圖把程序補充完整,clr是清零使能端,高電平有效,脈沖發(fā)生器的輸入輸出均為8位數(shù)據(jù)。
用Veriog描述帶清零端的4位寄存器。
四位全加器程序如下,補全程序。