問答題設(shè)計一個帶有異步復(fù)位控制端和時鐘使能控制端的10進制計數(shù)器。端口設(shè)定如下:輸入端口:CLK:時鐘,RST:復(fù)位端,EN:時鐘使能端,LOAD:置位控制端,DIN:置位數(shù)據(jù)端;輸出端口:COUT:進位輸出端,DOUT:計數(shù)輸出端。
您可能感興趣的試卷
你可能感興趣的試題
1.問答題
程序注解,并說明整個程序完成的功能。
5.單項選擇題
請根據(jù)以下兩條語句的執(zhí)行,最后變量A中的值是()。
reg[7:0]A;
A=2’hFF;
A.8’b0000_0011
B.8’h03
C.8’b1111_1111
D.8’b11111111
最新試題
觸發(fā)器設(shè)計程序如下,補全程序。
題型:問答題
用Veriog描述帶清零端的4位寄存器。
題型:問答題
設(shè)計一個有清零、使能、裝載功能的四位十進制減1計數(shù)器。清零低有效,使能、裝載高有效。功能優(yōu)先級為清零>裝載>使能。
題型:問答題
設(shè)計一個帶復(fù)位端且對輸入時鐘clk進行二分頻模塊,設(shè)計要求:復(fù)位信號為同步、高電平有效,時鐘的下降沿觸發(fā)。
題型:問答題
設(shè)計一個同步清零D觸發(fā)器。
題型:問答題
四位全加器程序如下,補全程序。
題型:問答題
設(shè)計一帶異步復(fù)位端、異步置數(shù)段(低電平有效)的四位加法計數(shù)器,時鐘clk上升沿有效),復(fù)位信號clr,置數(shù)信號load、輸入數(shù)據(jù)data、輸出qout。
題型:問答題
請根據(jù)所學(xué)知識,用verilog-HDL硬件描述語言設(shè)計一個8-3線編碼器,真值表如下圖。其中:輸入8個互斥的信號,輸出3位二進制代碼。
題型:問答題
補充完整下面D觸發(fā)器的程序代碼。
題型:問答題
利用Verilog語言設(shè)計一位半加法器。輸入信號:被加數(shù)a;加數(shù)b;輸出信號:和數(shù)sum;進位count。
題型:問答題